首页 > 建筑工程类考试> 资料员
题目内容 (请给出正确答案)
[主观题]

试用 Verilog语言描述一个4位二进制可逆计数器的行为。要求如下:(1)电路具有5种功能,即异步清零

试用 Verilog语言描述一个4位二进制可逆计数器的行为。要求如下:

(1)电路具有5种功能,即异步清零、同步置数、递增计数、递减计数和保持原有状态不变。且要求计数器能输出进位信号和借位信号,即当计数器递增计数到最大值时,产生一个高平有效的进位信号C0;当计数器递减计数到最小值0时,产生一个高电平有效的借位信号B0

(2)用QuartusI软件进行逻辑功能仿真,并给出仿真波形。

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“试用 Verilog语言描述一个4位二进制可逆计数器的行为。…”相关的问题
第1题
verilog语言有哪几种描述风格?
点击查看答案
第2题
可编程逻辑器件在现代电子设计中越来越重要,请问:、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些?你所知道的可编程逻辑器件有哪些?b) 试用VHDL或VERILOG描述8位D触发器逻辑。
点击查看答案
第3题
试用4位二进制计数器芯片74LS161设计一个十三进制加计数器。

点击查看答案
第4题
IPV4地址是由一组()的二进投制数字组成。

A.32位

B.64位

C.4位

D.8位

点击查看答案
第5题
IP地址是由一组()的二进投制数字组成.。

A.32位

B.64位

C.4位

D.16位

点击查看答案
第6题
试用4位加法器74LS283设计一个将8421-BCD码转换成余3码的电路。

试用4位加法器CT74LS283设计一个将8421-BCD码转换成余3码的电路。

点击查看答案
第7题
试用8选1数据选择器CD4512和必要的门电路设计一个4位二进制码偶校验的校验码产生电路。

点击查看答案
第8题
试用一片4位数值比较器74LS85和一片4位二进制加法器74LS283设计一个4位二进制数到8421 BCD码的转换电路。

点击查看答案
第9题
试用4位二进制加法器74HC283设计一个码转换电路,将余3码转换为8421BCD码。

点击查看答案
第10题
试用4位并行加法器74LS83和必要的门电路设计一个加/减运算电路。要求电路在控制信号M=0时它将两个输入的4位二进制数相加,而M=1它将两个输入的4位二进制书相减。

点击查看答案
退出 登录/注册
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改